西南石油大學917數字電子技術研究生考試資料
本文摘自:解決關鍵學習網路問題,這是如何做到的部分資訊摘錄:
道路資料分配器有 ( ) 資料輸入線。
a.2b.3
c.8d.1
答]C分析]資料分配是將公共資料線上的資料根據需要傳送到不同的通道,實現資料分配功能的邏輯電路稱為資料分配器,8通道資料分布3條位址線和8種不同的資料。
序列加法器的進位訊號由( )傳遞,並行加法器的進位訊號由( )傳遞。
a 按地點分列。
b 一點一點,向前邁進。
c 一點一點,一點一點。
d 前方,前方。
答]B分析]如果序列進位加法器加了多位,則低位的進位輸出訊號會連線到高位的進位輸入端,因此,任何1位的加法操作都必須在低位1位運算完成後進行,這種進位方法稱為序列進位。該加法器電路簡單,但執行速度慢。 超前加法器:每個位元的進位僅由加法數和加法數決定,與較低位置的進位無關。 超正向加法器大大提高了執行速度,但隨著加法器位數的增加,超正向邏輯電路變得越來越複雜。
組合邏輯電路中競爭和冒險的原因是( )。
邏輯關係錯誤。
b 干擾訊號。
c 電路延遲。
d 電源不穩定。
答]C分析]將柵極電路的兩個輸入訊號同時跳到相反的邏輯電平(乙個1 0,另乙個0 1)的現象稱為競爭,由於電路延遲,電路輸出端可能產生尖峰的現象稱為競爭風險。
為了將資料輸入從序列輸入並行轉換為資料輸出,可以使用 ( )。
a 登記冊。
b 移位暫存器。
c 計數器。
d 記憶體。
答]B 分析] 移位暫存器可以是序列輸入串列埠輸出,串列埠輸入並行輸出。
以下描述不正確 ( )。
觸發器有兩種狀態,當 Q 1 時觸發器處於 1。
b 時序電路必然具有狀態環路。
c 非同步定時電路的響應速度比同步定時電路慢。
d 主從JK觸發器有變化現象。
答]A Analysis] 觸發器的狀態還包括不定狀態,例如,在 RS 觸發器中,當 RS 11 時,該狀態為不定狀態;研究序列電路主要是不間斷地發出訊號,理論上要求連續的狀態迴圈; 非同步定時電路通過一些柵極電路對訊號進行重傳,同步訊號的資料傳輸直接通過時鐘脈衝傳輸,減少了傳輸過程中的時間延遲。
不適合高頻訊號的A-D轉換的是( )。
並行比較型別。
b 逐次近似。
c 雙積分型。
d 不確定。
答]C分析] 雙積分型A型D變換器的原理是利用RC對時間進行積分,當有高頻訊號時,會影響RC積分器固定頻率的時鐘脈衝數,從而影響結果。
以下AD轉換器中,轉換速度最快的是( ),抗干擾能力最強的是( )。
a 逐次近似。
b 併排比較。
c 雙積分型。
答]B;c
分析]並行比較型AD轉換器包含暫存器,不需要額外的取樣保持電路,轉換速度快。並行比較AD轉換器的轉換速度最快,其次是連續漸近AD轉換器,間接AD轉換器的轉換速度要低得多。
在實現數字系統的方法中,該系統體積小、功耗低、可靠性高、易於修改
a 使用通用整合邏輯器件。
b 以單片微處理器為核心實現。
c 採用可程式設計邏輯器件PLD
d 設計乙個功能齊全的數字片上系統。
答案] c(多項選擇)在以下**中是( )中沒有權重程式碼。
乙個 8421BCD。
乙 5421BCD。
c 剩餘三碼。
d 格雷碼。
答]CD分析]位權重:在某個進位系統中,每個位的大小對應於位上的數字乘以乙個固定的數字,這個固定的數字就是這個位的權重,權重就是乙個冪。顯然,ab 代表每個位的某個值,而 cd 只是為了便於設定而進行的編碼。
使用門 C 時,以下語句不正確 ( )。
a 輸出可以併聯。
b 使用時,輸出端和電源之間應連線電阻器。
c 輸出端的並行實現或邏輯關係。
當DOC門工作時,輸出端有兩種狀態,高電平和低電平。
答]C分析】OC柵極的輸出端可以併聯併聯到上拉電阻上,然後再接上電源,實現“線和”邏輯關係,可以通過改變連線到上拉電阻的電源的大小來改變輸出電平。
>>>本文是精選資訊“ 完整版本和相關資訊可在以下網址獲得解決關鍵學習網路問題>>>每年更新!